142427562

Produk

AM3352BZCZA100

Penerangan Ringkas:

– mDDR: Jam 200-MHz (Kadar Data 400-MHz)
– DDR2: Jam 266-MHz (Kadar Data 532-MHz)
– DDR3: Jam 400-MHz (Kadar Data 800-MHz)
– DDR3L: Jam 400-MHz (Kadar Data 800-MHz)
– Bas Data 16-Bit
– 1GB Jumlah Ruang Beralamat


Butiran Produk

Tag Produk

ciri-ciri

Sehingga 1-GHz Sitara™ ARM® Cortex®
-A8 32‑Bit Pemproses RISC
– Pemproses Bersama SIMD NEON™
– 32KB Arahan L1 dan 32KB Data Cache Dengan Ralat Tunggal

Pengesanan

– 256KB L2 Cache Dengan Kod Pembetulan Ralat(ECC)
– 176KB ROM But On-Chip
– 64KB RAM Terdedikasi
– Emulasi dan Nyahpepijat - JTAG
– Pengawal Gangguan (sehingga 128 Permintaan Gangguan)
Memori Pada Cip (RAM L3 Dikongsi)
– 64KB RAM Pengawal Memori Atas Cip (OCMC) Tujuan Am
– Boleh diakses oleh Semua Sarjana
– Menyokong Pengekalan untuk Bangun Cepat
Antara Muka Memori Luaran (EMIF)
– mDDR(LPDDR), DDR2, DDR3, DDR3L

Pengawal

– mDDR: Jam 200-MHz (Kadar Data 400-MHz)
– DDR2: Jam 266-MHz (Kadar Data 532-MHz)
– DDR3: Jam 400-MHz (Kadar Data 800-MHz)
– DDR3L: Jam 400-MHz (Kadar Data 800-MHz)
– Bas Data 16-Bit
– 1GB Jumlah Ruang Beralamat
– Menyokong Satu x16 atau Dua x8 Konfigurasi Peranti Memori
– Pengawal Memori Tujuan Am (GPMC)
– Antara Muka Memori Asynchronous 8-Bit dan 16-Bit Fleksibel Dengan sehingga Tujuh Pilihan Cip (NAND, NOR, Muxed-NOR, SRAM)
– Menggunakan Kod BCH untuk Menyokong ECC 4-, 8- atau 16-Bit
– Menggunakan Kod Hamming untuk Menyokong ECC 1-Bit
– Modul Pencari Ralat (ELM)
– Digunakan Bersama GPMC untuk Mencari Alamat Ralat Data daripada Polinomial Sindrom Dijana Menggunakan Algoritma BCH
– Menyokong 4-, 8-, dan 16-Bit setiap Lokasi Ralat Blok 512-Byte Berdasarkan Algoritma BCH
Subsistem Unit Masa Nyata Boleh Aturcara dan Subsistem Komunikasi Industri (PRU-ICSS)
– Menyokong Protokol seperti EtherCAT®, PROFIBUS, PROFINET, EtherNet/IP™, dan Banyak Lagi
– Dua Unit Masa Nyata Boleh Program (PRU)
– 32-Bit Beban/Simpan Pemproses RISC Mampu Berjalan pada 200 MHz
– 8KB RAM Arahan Dengan Pengesanan Ralat Tunggal (Pariti)
– 8KB RAM Data Dengan Pengesanan Ralat Tunggal (Pariti)
– Pengganda 32-Bit Kitaran Tunggal Dengan Akumulator 64-Bit
– Modul GPIO Dipertingkat Menyediakan Sokongan ShiftIn/Out dan Selak Selari pada Isyarat Luaran
– 12KB RAM Dikongsi Dengan Pengesanan Ralat Tunggal (Pariti)
– Tiga Bank Daftar 120-Byte Boleh Diakses oleh Setiap PRU
– Pengawal Sampukan (INTC) untuk Mengendalikan Peristiwa Input Sistem
– Bas Interconnect Tempatan untuk Menghubungkan Sarjana Dalaman dan Luaran kepada Sumber Dalam PRU-ICSS
– Peranti di dalam PRU-ICSS:
– Satu Port UART Dengan Pin Kawalan Aliran,
Menyokong sehingga 12 Mbps
– Modul Satu Tangkapan Dipertingkat (eCAP).
– Dua Port Ethernet MII yang Menyokong Perindustrian
Ethernet, seperti EtherCAT
– Satu Pelabuhan MDIO
Modul Kuasa, Tetapkan Semula dan Pengurusan Jam (PRCM).
– Mengawal Kemasukan dan Keluar Mod Bersedia dan Tidur Dalam
– Bertanggungjawab untuk Penjujukan Tidur, Penjujukan Suis-Mati Domain Kuasa, Penjujukan Bangun Tidur dan Penjujukan Suis-Hidup Domain Kuasa
– Jam
– Bersepadu 15- hingga 35-MHz Frekuensi Tinggi
Pengayun Digunakan untuk Menghasilkan Jam Rujukan untuk Pelbagai Sistem dan Jam persisian
– Menyokong Jam Individu Dayakan dan Lumpuhkan
Kawalan untuk Subsistem dan Peranti untuk
Memudahkan Penggunaan Kuasa yang Dikurangkan
– Lima ADPLL untuk Menjana Jam Sistem
(Subsistem MPU, Antara Muka DDR, USB dan Peranti [MMC dan SD, UART, SPI, I2C],L3, L4, Ethernet, GFX [SGX530], Jam Piksel LCD)


  • Sebelumnya:
  • Seterusnya: